Dr. Roberto Rodríguez Osorio  

Titular de universidade (TIT-UN)

Departamento Enxeñaría de Computadores
Área Arquitectura e tecnoloxía de computadoras
Investigación  Grupo de investigación Grupo de Arquitectura de Computadores
Liñas de investigación Aínda non figuran no xestor curricular da UDC (SUXI).
Contacto Directorio da UDC

Docencia

Docencia impartida

Neste apartado móstrase a docencia impartida en graos, mestrados e resto de titulacións oficiais ata os últimos 6 anos.

Materia e estudos en que se imparte Horas totais
Codeseño Hardware/Software 42
Fundamentos dos Computadores 23
Infraestruturas de Altas Prestacións 21
Materia e estudos en que se imparte Horas totais
Codeseño Hardware/Software
Grao en Enxeñaría Informática
42
Fundamentos dos Computadores
Grao en Enxeñaría Informática
115
Materia e estudos en que se imparte Horas totais
Codeseño Hardware/Software
Grao en Enxeñaría Informática
42
Fundamentos dos Computadores
Grao en Enxeñaría Informática
105
Materia e estudos en que se imparte Horas totais
Codeseño Hardware/Software
Grao en Enxeñaría Informática
42
Fundamentos dos Computadores
Grao en Enxeñaría Informática
130
Traballo Fin de Máster
Máster Universitario en Computación de Altas Prestacións
8
Materia e estudos en que se imparte Horas totais
Administración de Sistemas I
Máster Universitario en Computación de Altas Prestacións
14
Administración de Sistemas II
Máster Universitario en Computación de Altas Prestacións
15
Codeseño Hardware/Software
Grao en Enxeñaría Informática
42
Fundamentos dos Computadores
Grao en Enxeñaría Informática
115
Traballo Fin de Grao. Mención en Tecnoloxía da Información
Grao en Enxeñaría Informática
9
Materia e estudos en que se imparte Horas totais
Administración de Sistemas I
Máster Universitario en Computación de Altas Prestacións
14
Administración de Sistemas II
Máster Universitario en Computación de Altas Prestacións
15
Codeseño Hardware/Software
Grao en Enxeñaría Informática
42
Fundamentos dos Computadores
Grao en Enxeñaría Informática
120
Traballo Fin de Grao. Mención en Enxeñaría de Computadores
Grao en Enxeñaría Informática
1
Traballo Fin de Máster
Máster Universitario en Computación de Altas Prestacións
3

Titorías definidas polo/a docente para o curso académico 2018/2019.

Facultade de Informática

Cuadrimestre Día Lugar
Primeiro cuadrimestre xoves
11:30 a 13:30
Despacho 1.07
Primeiro cuadrimestre venres
11:30 a 13:30
Despacho 1.07
Segundo cuadrimestre xoves
11:30 a 13:30
Despacho 1.07
Segundo cuadrimestre venres
11:30 a 13:30
Despacho 1.07

Traballos fin de grao e mestrado

Dirixidos ou codirixidos polo/a docente desde o ano 2013.

Análise da viabilidade de implementar unha rede de almacenamento basada en ATA over Ethernet para checkpointing

Resultados da investigación

Pode consultar os méritos de investigación seleccionando un tipo de mérito e o ano.

NUEVOS DESAFIOS EN COMPUTACION DE ALTAS PRESTACIONES: DESDE ARQUITECTURAS HASTA APLICACIONES (II)

Entidade financiadora Ministerio de Economía y Competitividad (MINECO)
Investigadores principais Ramón Doallo Biempica, Juan Touriño Domínguez
Tipo Proxecto Programas Nacionales
Datas Desde 30/12/2016 ata 29/12/2019

FPGA Acceleration of Optimization Problems using Differential Evolution (Intel Hardware Accelerator Research Program)

Entidade financiadora Intel Corporation
Investigadores principais Roberto Rodríguez Osorio
Tipo Proxecto Internacional
Datas Desde 23/11/2016 ata 31/12/2017

Nuevos Desafíos en Computación de Altas Prestaciones: desde Arquitecturas hasta Aplicaciones

Entidade financiadora Ministerio de Economía y Competitividad
Investigadores principais Ramón Doallo Biempica y Juan Touriño Domínguez
Tipo Proxecto Programas Nacionales
Datas Desde 01/01/2014 ata 31/12/2016

Consolidación y Estructuración de Unidades de Investigación Competitivas: Grupo de Arquitectura de Computadores de la Universidad de A Coruña (Grupo de Referencia Competitiva)

Entidade financiadora Xunta de Galicia
Investigadores principais Ramón Doallo Biempica
Tipo Proxecto Programas Autonomicos
Datas Desde 01/01/2013 ata 31/12/2016

High-Performance Embedded Architectures and Compilation Network of Excellence, HiPEAC-3 NoE

Entidade financiadora Union Europea
Investigadores principais Koen De Bosschere
Tipo Proxecto UE
Datas Desde 01/02/2012 ata 31/01/2016

Hardware y Software para Computación de Altas Prestaciones

Entidade financiadora Ministerio de Economía y Competitividad
Investigadores principais Javier Díaz Bruguera (USC)
Tipo Proxecto Programas Nacionales
Datas Desde 01/01/2011 ata 12/07/2015

Red Gallega de Computación de Altas Prestaciones II

Entidade financiadora Xunta de Galicia
Investigadores principais Ramón Doallo Biempica
Tipo Proxecto Programas Autonomicos
Datas Desde 01/01/2010 ata 31/12/2011

Consolidación y Estructuración de Unidades de Investigación Competitivas: Grupo de Arquitectura de Computadores de la Universidad de A Coruña (Grupo de Referencia Competitiva)

Entidade financiadora Xunta de Galicia
Investigadores principais Ramón Doallo Biempica
Tipo Proxecto Programas Autonomicos
Datas Desde 01/01/2010 ata 31/12/2012

Soporte para Aplicaciones de Paso de Mensajes en Supercomputadores: Tolerancia a Fallos y Maleabilidad

Entidade financiadora Consellería de Educación e Ordenación Universitaria
Investigadores principais María José Martín Santamaría
Tipo Proxecto Programas Autonomicos
Datas Desde 01/11/2010 ata 31/10/2013

A Fast Algorithm for Constructing Nearly-Optimal Prefix Codes

Autores Roberto Rodriguez Osorio, Patricia González
Revista SOFTWARE-PRACTICE & EXPERIENCE Vol. 46 Núm. 10 (páxs. 1299 ata 1316)
DOI https://doi.org/10.1002/spe.2375

High-Speed FPGA Architecture for CABAC Decoding Acceleration in H.264/AVC Standard

Autores Roberto R. Osorio, Javier D. Bruguera
Revista Journal of Signal Processing Systems Vol. 72 Núm. 2 (páxs. 119 ata 132)

Improving Scalability of Application-Level Checkpoint-Recovery by Reducing Checkpoint Sizes

Autores Cores Gonzalez, Ivan, Gabriel Rodríguez Álvarez, María J. Martín, Patricia González, Roberto Rodriguez Osorio
Revista NEW GENERATION COMPUTING Vol. 31 Núm. 3 (páxs. 163 ata 185)

Performance analysis of massively parallel embedded hardware architectures for retinal image processing

Autores Alejandro Nieto, Victor Brea, David L. Vilarino, Roberto Rodriguez Osorio
Revista EURASIP JOURNAL ON IMAGE AND VIDEO PROCESSING (páxs. 0 ata 0)

High-Throughput Architecture for H.264/AVC CABAC Compression System

Autores Roberto R. Osorio, Javier D. Bruguera
Revista IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY Vol. 16 Núm. 11 (páxs. 1376 ata 1384)

View-dependent, scalable Texture Streaming in 3D QoS with MPEG-4 Visual Texture Coding

Autores Gauthier Lafruit, Eric Delfosse, Roberto Rodriguez Osorio, Wolfgang van Raemdonck, Vissarion Ferentinos, Jan Bormans
Revista IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY Vol. 14 Núm. 7 (páxs. 1021 ata 1031)

High speed 4-symbol arithmetic encoder architecture for embedded zero tree-based compresion

Autores Roberto Rodriguez Osorio, Vanhoof, Bart
Revista JOURNAL OF VLSI SIGNAL PROCESSING SYSTEMS FOR SIGNAL IMAGE AND VIDEO TECHNOLOGY Vol. 33 Núm. 3 (páxs. 267 ata 276)

Timing System at ESS
8th Int. Particle Accelerator Conf. (IPAC'17)
Internacional

Autores Javier Cereijo García, Timo Korhonen, J.H. Lee, Roberto Rodriguez Osorio, Daniel Piso Fernández
Lugar Copenhagen (Dinamarca)
DOI https://doi.org/10.18429/jacow-ipac2017-thpva064

Transaction Level and RTL Modeling of an Architecture for Network Data Compression within Ethernet Switches in Large File Transfer Scenarios
Design of Circuits and Integrated Systems (DCIS 2016)
Internacional

Autores Roberto Rodriguez Osorio
Lugar Granada (España)
DOI https://doi.org/10.1109/dcis.2016.7845360

Modular Architecture for Multiple Transforms in Modern Video Standards
Design of Circuits and Integrated Systems (DCIS 2016)
Internacional

Autores Roberto Rodriguez Osorio
Lugar Granada (España)
DOI https://doi.org/10.1109/dcis.2016.7845377

Pipelined FPGA Implementation of Numerical Integration of the Hodgkin-Huxley Model
2016 IEEE 27th International Conference on Application-specific Systems, Architectures and Processors (ASAP)
Internacional

Autores Roberto Rodriguez Osorio
Lugar Londres (Reino Unido)
DOI https://doi.org/10.1109/asap.2016.7760794

Architecture and Implementation of a Data Compression System at Switch-Level in ATA-over-Ethernet Storage Networks
Euromicro Symposium on Digital System Desing Architecture, Methods and Tools, DSD, 2013
Internacional

Autores Ángela Souto Vieites, Roberto Rodriguez Osorio
Organizador IEEE Computer Society
Lugar Santander (España)

Fast Construction of Nearly-Optimal Prefix Codes without Probability Sorting
Data Compression Conference 2012
Internacional

Autores Patricia González, Roberto Rodriguez Osorio
Organizador Brandeis University
Lugar Snowbird (Estados Unidos)

Aprender Arquitectura de Computadores con la Herramienta Simula3MS
XVI Jornadas de Enseñanza Universitaria de la Informática (JENUI)
Nacional

Autores Margarita Amor López, Raquel Concheiro Figueroa, Patricia González, Montserrat Bóo Cepeda, Juan Ángel Lorenzo Del Castillo, Daniel Piso Fernández, Roberto Rodriguez Osorio
Lugar Santiago de Compostela (España)

An FPGA Architecture for CABAC Decoding in Manycore Systems
19th International Conference on Application Specific Systems, Architectures and Processors. ASAP 2008
Internacional

Autores Roberto Rodriguez Osorio, Javier Díaz Bruguera
Organizador IEEE Computer Society
Lugar Leuven (Bélgica)

A unified architecture for H.264 multiple block-size DCT and fast and low cost quantization
EUROMICRO Symposium on Digital Systems Design. DSD 2006.
Internacional

Autores Roberto Rodriguez Osorio, Javier Díaz Bruguera
Organizador IEEE Computer Society
Lugar Dubrovnik (Croacia)

A combined memory compression and hierarchical motion estimation architecture for video encoding in embedded systems
EUROMICRO Symposium on Digital Systems Design. DSD 2006.
Internacional

Autores Roberto Rodriguez Osorio, Javier Díaz Bruguera
Organizador IEEE Computer Society
Lugar Dubrovnik (Croacia)

A new architecture for fast arithmetic coding in H.264 advanced video coder
Euromicro Symposium on Digital System Desing Architecture, Methods and Tools, DSD, 2005
Internacional

Autores Roberto Rodriguez Osorio, Javier Díaz Bruguera
Organizador IEEE Computer Society
Lugar Oporto (Portugal)

Arithmetic Coding Architecture for H.264/AVC CABAC Compression System
EUROMICRO Symposium on Digital Systems Design, DSD 2004
Internacional

Autores Roberto Rodriguez Osorio, Javier Díaz Bruguera
Organizador IEEE Computer Society
Lugar Rennes (Francia)

Cargos

Cargos académicos ou de xestión para o/a docente.

Comisión Académica Programa Oficial de Doutoramento en Investigación en Tecnoloxías da Información

Vogal PDI